Asignaturas: descripción

Electrónica Digital / ITST

 

Asignatura A44394. Información administrativa


Titulación:
I. T. de Telecomunicación. Sistemas de Telecomunicación


Departamento:
Electricidad y Electrónica

Centro:
E.T.S. de Ingenieros de Telecomunicación
Campus "Miguel Delibes". Paseo Belén 15. 47011 Valladolid

Curso:
Carácter: Troncal
Impartición: Primer cuatrimestre
Número de créditos: 9
Ofertada actualmente:
Observaciones: Sin docencia desde el curso 2010-11

 

Descripción de la asignatura


Página web:

Profesores:

  • María Aboy Cebrián
    • Tutorías: Miércoles y viernes de 11.00 a 14.00
    • Email: maraboarrobitatelpuntitouvapuntitoes


Correo electrónico de contacto:

maraboarrobitatelarrobitauvaarrobitaes

Objetivos:

Se pretende proporcionar al alumno una base teórica sobre los circuitos digitales básicos: sus principios, análisis de funcionamiento y diseño. Del mismo modo se pretende familiarizar al alumno con el manejo del instrumental de laboratorio, con el diseño y montaje de circuitos. Dado el nivel básico de la asignatura, puede ser cursada por cualquier alumno sin conocimientos previos de electrónica.


Descripción:

La asignatura comienza enunciando los principios del álgebra de Boole, para a continuación analizar y diseñar los dos tipos fundamentales de circuitos digitales: combinacionales y secuenciales. Se describirán los circuitos combinacionales, analizando los pasos a seguir para realizar su diseño y los circuitos combinacionales integrados que existen en el mercado. Para finalizar, se estudiarán los circuitos secuenciales, tanto los asíncronos como los síncronos.


Contenidos:

TEMA 1: FUNDAMENTOS
1.1. Variables y funciones lógicas.
1.2. Álgebra de Boole. Teoremas.
1.3. Funciones lógicas de dos variables. Suficiencias.
1.4. Códigos numéricos y alfanuméricos.
1.5. Simplificación de funciones lógicas. Forma canónica.

TEMA 2: CIRCUITOS COMBINACIONALES.
2.1. Introducción.
2.2. Análisis y síntesis AND-OR.
2.3. Análisis y síntesis NAND-NOR.
2.4. Fenómenos aleatorios.

TEMA 3: CIRCUITOS COMBINACIONALES INTEGRADOS.
3.1. Introducción.
3.2. Decodificadores.
3.3. Codificadores.
3.4. Conversores de código.
3.5. Multiplexores.
3.6. Demultiplexores.
3.7. Comparadores binarios.
3.8. Sumadores.

TEMA 4: CIRCUITOS SECUENCIALES ASÍNCRONOS.
4.1. Introducción.
4.2. Principios de diseño.
4.3. Reducción de la tabla de fases.
4.4. El cerrojo estático. Utilidades.
4.5. Codificación de los estados internos.

TEMA 5: CERROJOS DINÁMICOS Y FLIP-FLOPS.
5.1. Introducción
5.2. El cerrojos dinámico.
5.3. El flip-flop maestro-esclavo.
5.4. Consideraciones temporales.

TEMA 6: CIRCUITOS SECUENCIALES SÍNCRONOS.
6.1. Introducción.
6.2. Principios de diseño.
6.3. Registros de almacenamiento.
6.4. Registros de desplazamiento.
6.5. Contadores.

Prácticas:

PRÁCTICA 1: Familias Lógicas (I). Puerta NAND DTL (I)
PRÁCTICA 2: Familias Lógicas (II). Puerta NAND DTL (II)
PRÁCTICA 3: Circuitos Combinacionales. Sumador para números binarios de dos bits.
PRÁCTICA 4: Circuitos Combinacionales Integrados (I). Estudio de codificador y conversor integrados.
PRÁCTICA 5: Circuitos Combinacionales Integrados (II). Estudio de sumador y multiplexor integrados.
PRÁCTICA 6: Circuitos Secuenciales Asíncronos. Circuito divisor de frecuencia.
PRÁCTICA 7: Circuitos Secuenciales Síncronos (I). Diseño de dado electrónico mediante contador integrado.
PRÁCTICA 8. Circuitos Secuenciales Síncronos (II). Diseño de circuito detector de secuencia.


Evaluación:

La parte teórica de la asignatura se evaluará mediante un examen escrito que se realizará al final del cuatrimestre, y que consistirá en la resolución de una serie de problemas y cuestiones teórico-prácticas (80% de la notal final).
En cuanto a la parte práctica de la asignatura, se evaluarán de forma continua las prácticas realizadas en el laboratorio (20% de la notal final).

No podrán superar la asignatura aquellos alumnos que no hayan realizado las prácticas.


Fecha de revisión: 30-01-2013

Sitio en español / English site

(c) 2023 :: Escuela Técnica Superior de Ingenieros de Telecomunicación
Paseo Belén 15. Campus Miguel Delibes
47011 Valladolid, España
Tel: +34 983 423660
email: infoaccesoteluvaes